Projeto e Implementação de um Field-Programmable Gate Array (FPGA)

dc.contributor.advisorBelfort, Diomadson Rodrigues
dc.contributor.advisor-co1Sebastian Yuri Cavalcanti Catundapt_BR
dc.contributor.authorTavares, Yang Azevedo
dc.contributor.referees1Pena, Danilo de Santana
dc.contributor.referees2Soares, Antonio Wallace Antunes
dc.date.accessioned2018-12-07T13:16:45Z
dc.date.accessioned2021-10-06T11:51:26Z
dc.date.available2018-12-07T13:16:45Z
dc.date.available2021-10-06T11:51:26Z
dc.date.issued2018
dc.description.abstractThis work presents the development of a custom SRAM island-style FPGA, covering the information needed and the steps involved in hardware implementation, bitstream configuration and design alternatives to facilitate the overall implementation effort from an academic point of view. To achieve state of the art products, commercial FPGAs can employ a large team, a high time-to-market, and high non-recurring engineering costs. In contrast, by taking the challenge of building a custom FPGA with a small team of researchers, the development of a custom architecture and size focuses on the proof of concept. Results from this baseline methodology can be used for benchmarking against the development of other commonly used architectures, as well as for new FPGA configurations or circuit enhancements.pt_BR
dc.description.resumoEste trabalho apresenta o desenvolvimento de um FPGA do tipo ilha com memória SRAM, envolvendo todas as informações necessárias e os passos requeridos na implementação em hardware, configuração por bitstream e alternativas de projeto para facilitar o esforço da realização do circuito como um todo, de um ponto de vista acadêmico. Para alcançar produtos no estado da arte, FPGAs comerciais podem demandar uma grande equipe, grande tempo de implementação e alto custo de mão de obra. Em contraste, ao se tomar o desafio de construir um FPGA com um número reduzido de pesquisadores, o desenvolvimento da arquitetura e tamanho são focados na prova de conceito. Resultados obtidos a partir desta metodologia podem ser usados como referência para a implementa- ção de outras arquiteturas comumente utilizadas, assim também para novas configurações de FPGA ou aprimoramentos de circuito.pt_BR
dc.identifier20170155935pt_BR
dc.identifier.citationTAVARES, Yang Azevedo. Projeto e Implementação de um Field-Programmable Gate Array (FPGA). 2018. 82f. Trabalho de Conclusão de Curso (Graduação em Engenharia da Computação) - Departamento de Engenharia de Computação e Automação, Universidade Federal do Rio Grande do Norte, Natal, 2018.pt_BR
dc.identifier.urihttps://repositorio.ufrn.br/handle/123456789/43610
dc.languagept_BRpt_BR
dc.publisherUniversidade Federal do Rio Grande do Nortept_BR
dc.publisher.countryBrasilpt_BR
dc.publisher.departmentEngenharia de Computaçãopt_BR
dc.publisher.initialsUFRNpt_BR
dc.rightsAttribution-ShareAlike 3.0 Brazil*
dc.rights.urihttp://creativecommons.org/licenses/by-sa/3.0/br/*
dc.subjectArquiteturas reconfiguráveispt_BR
dc.subjectSíntese de circuitopt_BR
dc.subjectMemória SRAMpt_BR
dc.subjectCircuito Reconfigurável - Field Programmable Gate Arraypt_BR
dc.subjectImplementação - Desenvolvimento do circuitopt_BR
dc.titleProjeto e Implementação de um Field-Programmable Gate Array (FPGA)pt_BR
dc.typebachelorThesispt_BR

Arquivos

Pacote Original

Agora exibindo 1 - 1 de 1
Nenhuma Miniatura disponível
Nome:
yang_tavares_TCC.pdf
Tamanho:
4.76 MB
Formato:
Adobe Portable Document Format
Descrição:
Trabalho de Conclusão de Curso sobre FPGA. Yang Azevedo Tavares.
Nenhuma Miniatura disponível
Baixar

Licença do Pacote

Agora exibindo 1 - 1 de 1
Nenhuma Miniatura disponível
Nome:
license.txt
Tamanho:
1.71 KB
Formato:
Plain Text
Nenhuma Miniatura disponível
Baixar